Статья: АППАРАТНАЯ РЕАЛИЗАЦИЯ УСКОРЕННОГО ПРИБЛИЖЁННОГО МАТРИЧНОГО УМНОЖИТЕЛЯ НА ОСНОВЕ АЛГОРИТМА MADDNESS (2022)

Читать онлайн

Предложена методика по созданию аппаратной реализации ускоренного приближённого матричного умножителя MADDNESS. Данный умножитель имеет хорошие показатели по точности и скорости работы и одновременно отличается простотой декодера, что позволяет его широко применять в аппаратной реализации нейронных сетей. В результате исследований удалось достичь очень высокой скорости работы умножителя на аппаратном уровне за счёт полного отказа от операции умножения как таковой. При этом качество полученных предсказаний остаётся высоким.

Ключевые фразы: аппаратная реализация матричного умножителя, ПРОГРАММИРУЕМЫЕ ЛОГИЧЕСКИЕ ИНТЕГРАЛЬНЫЕ СХЕМЫ, целочисленная арифметика
Автор (ы): Жигулин А. С.
Соавтор (ы): Соловьев Роман Александрович
Журнал: ПРОБЛЕМЫ РАЗРАБОТКИ ПЕРСПЕКТИВНЫХ МИКРО- И НАНОЭЛЕКТРОННЫХ СИСТЕМ (МЭС)

Предпросмотр статьи

Идентификаторы и классификаторы

УДК
004.052.32. Контроль неисправностей
Для цитирования:
ЖИГУЛИН А. С., СОЛОВЬЕВ Р. А. АППАРАТНАЯ РЕАЛИЗАЦИЯ УСКОРЕННОГО ПРИБЛИЖЁННОГО МАТРИЧНОГО УМНОЖИТЕЛЯ НА ОСНОВЕ АЛГОРИТМА MADDNESS // ПРОБЛЕМЫ РАЗРАБОТКИ ПЕРСПЕКТИВНЫХ МИКРО- И НАНОЭЛЕКТРОННЫХ СИСТЕМ (МЭС). 2022. № 4
Текстовый фрагмент статьи